**Задание №1:** Мультиплексоры **Студент:** Андреев Александр

**Группа:** ИУ7-44Б **Ответ на вопрос:** 

Мультиплексор - это функциональный узел, имеющий определенное соответствие между адресными и информационными входами. Мультиплексор выполняет коммутацию на выход того информационного сигнала, адрес которого установлен на адресных входах. Иначе он - адресный коммутатор. Мультиплексор имеет п адресных входов и N=2^n информационных входов, обозначается MUX N - 1 или MS N - 1, т.е. коммутатор, имеющий N информационных входов и один выход.

Мультиплексор переключает сигнал с одной из N входных линий на один выход.

Мультиплексор реализует логическую функцию

$$Y = EN \cdot \bigvee_{j=0}^{2^{n}-1} D_{j} \cdot m_{j} (A_{n-1}, A_{n-2}, ..., A_{i}, ..., A_{1}, A_{0}),$$
 (1) где  $A_{i}$  — адресные входы и сигналы,  $i=0, 1, ..., n-1; D_{j}$  —

где  $A_i$  — адресные входы и сигналы, i=0, 1,..., n-1;  $D_j$  — информационные входы и сигналы,  $j=0, 1,..., 2^n-1$ ;  $m_j$  — конституента единицы (конъюнкция всех переменных  $A_i$ ), номер которой равен числу, образованному двоичным кодом сигналов на адресных входах; EN — вход и сигнал разрешения (стробирования).

Такой мультиплексор - с прямым входом.

Если выход мультиплексора инверсный, то на его выходе реализуется функция  $\overline{Y}$ . Некоторые мультиплексоры имеют прямой и инверсный выходы.

Вход разрешения EN используется в трех случаях:

- для стробирования
- для разрешения работы мультиплексора
- для наращивания числа информационных входов

При EN=1 разрешается работа мультиплексора и выполнение им своей функции, при EN=0 работа мультиплексора запрещена и на его выходах устанавливаются неактивные уровни сигналов.

Для исключения на выходе ложных сигналов, вызванных гонками входных сигналов, вход EN используется как стробирующий: для выделения полезного сигнала на вход EN подается сигнал в интервале времени, свободном от действия ложных сигналов.

Мультиплексоры ИС средней степени интеграции строятся по линейной схеме в соответствии с функцией (1). Вариант реализации мультиплексора с четырех входных линий на одну выходную и УГО приведены на рис. 1, а, б соответственно.



## Рис. 1

Мультиплексоры применяются для построения:

- коммутаторов-селекторов
- постоянно запоминающих устройств емкостью  $2^n \times 1$  бит
- комбинационных схем, реализующих функции алгебры логики
- преобразование кодов и других узлов

Наращивание мультиплексоров. ИС Мультиплексоры,

выпускаемые в виде самостоятельных ИС, имеют число информационных входов не более шестнадцати. Наращивание числа коммутируемых каналов выполняется двумя способами:

- по пирамидальной схеме соединения мультиплексоров меньшей размерности,

- путем выбора мультиплексора группы информационных входов по адресу (т.е. номеру) мультиплексора с помощью дешифратора адреса мультиплексора группы , а затем выбором информационного сигнала мультиплексором группы по адресу информационного сигнала в группе.

Информационные входы разделяются на группы по N1 входов в каждой. Информационные входы каждой группы являются входами простого мультиплексора. Информационным входам и группам присваиваются адреса.

В первой ступени пирамидальной схемы число простых мультиплексоров равно (N:N1), N и N1- число входов сложного (наращиваемого) и простого мультиплексоров. Младшие n1 разрядов кода адреса подаются на адресные входы всех мультиплексоров первой ступени, следующие n1 разрядов кода адреса подаются на адресные входы всех мультиплексоров второй

37

ступени и т.д. Обычно количество ступеней две, реже — три и более. В первой ступени в каждом мультиплексоре выбираются информационные каналы согласно младшим n1 разрядам адреса и коммутируются на информационные входы мультиплексоров второй ступени и т.д. На рис. 2 показан мультиплексор MUX 16 — 1, построенный по пирамидальной схеме наращивания числа входов на основе мультиплексоров MUX 4 — 1.

Согласно второму варианту наращивания дешифратор по адресу группы выбирает мультиплексор группы, для чего используется вход разрешения EN простого мультиплексора, а последний выбирает информационный канал из группы. Выходы простых мультиплексоров объединяются по операции ИЛИ. Поэтому выбранный информационный канал выбранной группы подключается к выходу мультиплексора  $MUX\ 16-1\ (Puc.\ 3)$ .

Наращивание мультиплексора можно проиллюстрировать аналитически. Для построения мультиплексора MUX 16-1 требуется четыре мультиплексора MUX 4-1, реализующие функции:

$$\begin{split} \mathbf{Y}_0 &= \mathbf{E} \mathbf{N}_0 \; (\mathbf{D}_0 \cdot \overline{\boldsymbol{A}}_1 \overline{\boldsymbol{A}}_0 \vee \mathbf{D}_1 \cdot \overline{\boldsymbol{A}}_1 \mathbf{A}_0 \vee \mathbf{D}_2 \cdot \mathbf{A}_1 \overline{\boldsymbol{A}}_0 \vee \mathbf{D}_3 \cdot \mathbf{A}_1 \mathbf{A}_0), \\ \mathbf{Y}_1 &= \mathbf{E} \mathbf{N}_1 \; (\mathbf{D}_4 \cdot \overline{\boldsymbol{A}}_1 \overline{\boldsymbol{A}}_0 \vee \mathbf{D}_5 \cdot \overline{\boldsymbol{A}}_1 \mathbf{A}_0 \vee \mathbf{D}_6 \cdot \mathbf{A}_1 \overline{\boldsymbol{A}}_0 \vee \mathbf{D}_7 \cdot \mathbf{A}_1 \mathbf{A}_0), \\ \mathbf{Y}_2 &= \mathbf{E} \mathbf{N}_2 \; (\mathbf{D}_8 \cdot \overline{\boldsymbol{A}}_1 \overline{\boldsymbol{A}}_0 \vee \mathbf{D}_9 \cdot \overline{\boldsymbol{A}}_1 \mathbf{A}_0 \vee \mathbf{D}_{10} \cdot \mathbf{A}_1 \overline{\boldsymbol{A}}_0 \vee \mathbf{D}_{11} \cdot \mathbf{A}_1 \mathbf{A}_0), \\ \mathbf{Y}_3 &= \mathbf{E} \mathbf{N}_3 \; (\mathbf{D}_{12} \cdot \overline{\boldsymbol{A}}_1 \overline{\boldsymbol{A}}_0 \vee \mathbf{D}_{13} \cdot \overline{\boldsymbol{A}}_1 \mathbf{A}_0 \vee \mathbf{D}_{14} \cdot \mathbf{A}_1 \overline{\boldsymbol{A}}_0 \vee \mathbf{D}_{15} \cdot \mathbf{A}_1 \mathbf{A}_0). \end{split}$$

Сделав подстановки  $EN_0=\overline{A}_3\overline{A}_2$ ,  $EN_1=\overline{A}_3A_2$ ,  $EN_2=A_3\overline{A}_2$ ,  $EN_3=A_3A_2$  и объединяя по операции ИЛИ функции  $Y_0, Y_1, Y_2, Y_3$ , получим

$$Y = Y_0 \lor Y_1 \lor Y_2 \lor Y_3 =$$

$$= D_0 \cdot \overline{A}_3 \overline{A}_2 \overline{A}_1 \overline{A}_0 \lor D_1 \cdot \overline{A}_3 \overline{A}_2 \overline{A}_1 A_0 \lor D_2 \cdot \overline{A}_3 \overline{A}_2 A_1 \overline{A}_0 \lor D_3 \cdot \overline{A}_3 \overline{A}_2 A_1 A_0 \lor$$

$$\lor D_4 \cdot \overline{A}_3 A_2 \overline{A}_1 \overline{A}_0 \lor D_5 \cdot \overline{A}_3 A_2 \overline{A}_1 A_0 \lor D_6 \cdot \overline{A}_3 A_2 \overline{A}_0 \lor D_7 \cdot \overline{A}_3 A_2 A_1 A_0 \lor$$

$$\lor D_8 \cdot A_3 \overline{A}_2 \overline{A}_1 \overline{A}_0 \lor D_9 \cdot A_3 \overline{A}_2 \overline{A}_1 A_0 \lor D_{10} \cdot A_3 \overline{A}_2 A_1 \overline{A}_0 \lor D_{11} \cdot A_3 \overline{A}_2 A_1 A_0 \lor$$

$$\lor D_{12} \cdot A_3 A_2 \overline{A}_1 \overline{A}_0 \lor D_{13} \cdot A_3 A_2 \overline{A}_1 A_0 \lor D_{14} \cdot A_3 A_2 A_1 \overline{A}_0 \lor D_{15} \cdot$$

$$A_3 A_2 A_1 A_0 =$$

$$= \bigvee_{j=0}^{15} D_j \cdot m_j (A_3, A_2, A_1, A_0).$$

Реализация функций алгебры логики (ФАЛ) на мультиплексорах. На основе мультиплексора, имеющего п адресных входов, можно реализовать ФАЛ (n+1) переменных.

Примечание. Реализация ФАЛ п переменных на мультиплексоре с п адресными входами тривиальна: на адресные входы подаются переменные, на информационные входы — значения ФАЛ на соответствующих наборах переменных. На выходе мультиплексора образуются значения ФАЛ в соответствии с наборами переменных. В этом случае мультиплексор выполняет функцию ПЗУ.

Для реализации  $\Phi$ АЛ n+1 переменных на адресные входы мультиплексора подаются n переменных, на информационные входы — (n+1)-я переменная или ее инверсия, константы 0 или 1 в соответствии со значениями  $\Phi$ АЛ.

Аналоговые мультиплексоры - это такие мультиплексоры КМОП-логики, в которых для коммутации каналов используются двунаправленные ключи (рис. 5), могут переключать как цифровые, так и аналоговые напряжения. Цифровой сигнал – это частный случай аналогового сигнала.

Построение автомата с помощью мультиплексора:

